当前位置: 首页 > news >正文

商城开发网站做百度网站哪家公司好

商城开发网站,做百度网站哪家公司好,网络技术服务公司,wordpress 发布文章主动推送百度1. 驱动八位数码管循环点亮 1.1 数码管结构图 数码管有两种结构#xff0c;共阴极和共阳极#xff0c;ACX720板上的是共阳极数码管#xff0c;低电平点亮。 1.2 三位数码管等效电路图 为了节约I/O接口#xff0c;各个数码管的各段发光管被连在一起#xff0c;通过sel端…1. 驱动八位数码管循环点亮 1.1 数码管结构图 数码管有两种结构共阴极和共阳极ACX720板上的是共阳极数码管低电平点亮。 1.2 三位数码管等效电路图 为了节约I/O接口各个数码管的各段发光管被连在一起通过sel端口选择要发光的数码管。 1.3 单个数码管发光的LUTlook up table 2.  数码管显示与动态扫描逻辑建模 3. 数码管显示与动态扫描的Verilog实现 3.1 不完善的设计代码版本 1. 设计代码 该设计代码有两个地方需要修改 分频时钟的使用不合理在fpga设计中一定要避免使用计数器寄存器分频得到的信号来作为时钟再去驱动其他的寄存器推荐使用使能时钟不要使用门控时钟。在fpga设计中推荐多使用时序逻辑而非组合逻辑。对于case语句我们要将其放在always语句块中在每个时钟沿下发生数据的变换。 module hex8(clk,rstn,disp_data,sel,led );parameter times 25000; // 0.5msinput clk;input rstn;input [31:0]disp_data;output reg [7:0] sel;output reg [7:0] led;reg [15:0]div_cnt;always(posedge clk or negedge rstn)if(!rstn)div_cnt 0;else if(div_cnt times - 1)div_cnt 0;elsediv_cnt div_cnt 1d1;//分频时钟//用一个寄存器来模拟一个时钟去驱动其他寄存器会存在许多问题reg clk_lk;always(posedge clk or negedge rstn)if(!rstn)clk_lk 0;else if(div_cnt times - 1)clk_lk ~clk_lk;//cnt累加器reg [2:0] num_cnt; always(posedge clk_lk or negedge rstn)if(!rstn)num_cnt 0;elsenum_cnt num_cnt 1d1;//三八译码器 always(posedge clk_lk or negedge rstn)if(!rstn)sel 0;else case(num_cnt)0:sel 8b0000_0001;1:sel 8b0000_0010;2:sel 8b0000_0100;3:sel 8b0000_1000;4:sel 8b0001_0000;5:sel 8b0010_0000;6:sel 8b0100_0000;7:sel 8b1000_0000;endcase//八选一多路器reg [3:0]disp_tmp;always(*)case(num_cnt)0:disp_tmp disp_data[3:0];1:disp_tmp disp_data[7:4];2:disp_tmp disp_data[11:8];3:disp_tmp disp_data[15:12];4:disp_tmp disp_data[19:16];5:disp_tmp disp_data[23:20];6:disp_tmp disp_data[27:24];7:disp_tmp disp_data[31:28];endcase//四十六译码器 always(*)case(disp_tmp)0:led 8hc0;1:led 8hf9;2:led 8ha4;3:led 8hb0;4:led 8h99;5:led 8h92;6:led 8h82;7:led 8hf8;8:led 8h80;9:led 8h90;4ha:led 8h88;4hb:led 8h83;4hc:led 8hc6;4hd:led 8ha1;4he:led 8h86;4hf:led 8h8e; default:led 8hc0;endcaseendmodule2. 仿真波形 3.1 修改分频时钟和case语句后的设计代码 1. 设计代码 module hex8_2(clk,rstn,disp_data,sel,led );parameter times 50000; // 1msinput clk;input rstn;input [31:0]disp_data;output reg [7:0] sel;output reg [7:0] led;reg [15:0]div_cnt;always(posedge clk or negedge rstn)if(!rstn)div_cnt 0;else if(div_cnt times - 1)div_cnt 0;elsediv_cnt div_cnt 1d1;//使能时钟 reg clk_lk;always(posedge clk or negedge rstn)if(!rstn)clk_lk 0;else if(div_cnt times - 1)clk_lk 1d1;elseclk_lk 0;//cnt累加器reg [2:0] num_cnt; always(posedge clk_lk or negedge rstn)if(!rstn)num_cnt 0;else if(clk_lk 1)num_cnt num_cnt 1d1;//三八译码器 always(posedge clk or negedge rstn)if(!rstn)sel 0;else case(num_cnt)0:sel 8b0000_0001;1:sel 8b0000_0010;2:sel 8b0000_0100;3:sel 8b0000_1000;4:sel 8b0001_0000;5:sel 8b0010_0000;6:sel 8b0100_0000;7:sel 8b1000_0000;endcase//八选一多路器reg [3:0]disp_tmp;always(posedge clk)case(num_cnt)0:disp_tmp disp_data[3:0];1:disp_tmp disp_data[7:4];2:disp_tmp disp_data[11:8];3:disp_tmp disp_data[15:12];4:disp_tmp disp_data[19:16];5:disp_tmp disp_data[23:20];6:disp_tmp disp_data[27:24];7:disp_tmp disp_data[31:28];endcase//四十六译码器 always(posedge clk)case(disp_tmp)0:led 8hc0;1:led 8hf9;2:led 8ha4;3:led 8hb0;4:led 8h99;5:led 8h92;6:led 8h82;7:led 8hf8;8:led 8h80;9:led 8h90;4ha:led 8h88;4hb:led 8h83;4hc:led 8hc6;4hd:led 8ha1;4he:led 8h86;4hf:led 8h8e; default:led 8hc0;endcaseendmodule 2.仿真代码 module hex8_2(clk,rstn,disp_data,sel,led );parameter times 50000; // 1msinput clk;input rstn;input [31:0]disp_data;output reg [7:0] sel;output reg [7:0] led;reg [15:0]div_cnt;always(posedge clk or negedge rstn)if(!rstn)div_cnt 0;else if(div_cnt times - 1)div_cnt 0;elsediv_cnt div_cnt 1d1;//使能时钟 reg clk_lk;always(posedge clk or negedge rstn)if(!rstn)clk_lk 0;else if(div_cnt times - 1)clk_lk 1d1;elseclk_lk 0;//cnt累加器reg [2:0] num_cnt; always(posedge clk_lk or negedge rstn)if(!rstn)num_cnt 0;else if(clk_lk 1)num_cnt num_cnt 1d1;//三八译码器 always(posedge clk or negedge rstn)if(!rstn)sel 0;else case(num_cnt)0:sel 8b0000_0001;1:sel 8b0000_0010;2:sel 8b0000_0100;3:sel 8b0000_1000;4:sel 8b0001_0000;5:sel 8b0010_0000;6:sel 8b0100_0000;7:sel 8b1000_0000;endcase//八选一多路器reg [3:0]disp_tmp;always(posedge clk)case(num_cnt)0:disp_tmp disp_data[3:0];1:disp_tmp disp_data[7:4];2:disp_tmp disp_data[11:8];3:disp_tmp disp_data[15:12];4:disp_tmp disp_data[19:16];5:disp_tmp disp_data[23:20];6:disp_tmp disp_data[27:24];7:disp_tmp disp_data[31:28];endcase//四十六译码器 always(posedge clk)case(disp_tmp)0:led 8hc0;1:led 8hf9;2:led 8ha4;3:led 8hb0;4:led 8h99;5:led 8h92;6:led 8h82;7:led 8hf8;8:led 8h80;9:led 8h90;4ha:led 8h88;4hb:led 8h83;4hc:led 8hc6;4hd:led 8ha1;4he:led 8h86;4hf:led 8h8e; default:led 8hc0;endcaseendmodule 3.仿真波形 4. 使能时钟与门控时钟的原理和差异 1. 使能时钟和门控时钟 使用门控时钟时将一个D触发器的输出作为其他D触发器的时钟输入忽略ENA。 使用使能时钟时D触发器的工作时钟仍为高质量的全局时钟利用使能时钟使能D触发器。 2. 使用全局时钟的原因 全局时钟是一条“高速公路”时钟信号到达各个寄存器的时间受连线距离影响比较小而用寄存器产生的门控时钟走的是内部连线随着距离的延长延迟增加明显从而破环寄存器的建立保持时间。使用寄存器传输时钟信号时随着寄存器一级一级的传递信号会出现波动时钟信号的波形会越来越差毛刺波动等全局时钟有专门的晶体管来提高时钟的驱动能力而寄存器产生的时钟会随着寄存器的传递驱动能力越来越弱。
http://www.yingshimen.cn/news/97533/

相关文章:

  • 网站模板整站资源2020网页游戏
  • 朝阳网站建设公司广东省医院建设协会网站首页
  • 网站公司建设个服务号多少钱wordpress大学视频教程
  • 3g版和wap网站苏州网站建设外包
  • 镇江市建设局网站好的手机端网站模板下载
  • 贵州城乡住房建设厅网站凡天网网站建设
  • 汕头网站优化找谁北京住房建设网官网
  • 广州微信网站建设价格网站建设方案书 模版
  • 成都设计网站四川网络科技有限公司
  • 简述营销型网站推广的方法网站建设价格为何相差甚大
  • html5 网站模版最好用的导航软件是哪一个
  • 域名注册网站建设网络实名实时国际新闻app
  • 灵台县住房和城乡建设局网站营销助手app官方下载
  • 西安网站搭建建设定制动漫制作专业专科
  • wordpress自定义tag标签wordpress分类目录seo
  • 怎么做vip网站网络推广app是干什么的
  • 购买网站模板著名网站织梦
  • 钓鱼网站制作视频教程做一个搜索引擎网站要多少钱
  • 邢台优化网站排名wordpress 目录 导航
  • 网站搜索功能网页设计作业 定做
  • 买了域名和空间怎么做网站泰州市建设工程招标网
  • 门户网站是专一化好还是多元化好做网站开发有前途吗
  • 国外网站空间 月付互联网广告销售好做吗
  • 上海网站开发定制商业网站推荐
  • wordpress建站主机杭州seo俱乐部
  • 搜狗站长工具平台淘宝指数入口
  • 网站有关于我们的好处微信小程序麻将辅助免费
  • 合肥专业网站排名推广洛可可设计平台
  • 网站制作 需要什么网络技术网站建设市场行情分析
  • 现在币圈有那些私募网站做的好中铁建设门户网登录咋进不去了